Decodificador Binario a bcd de 5 bits


En el siguiente proyecto se realizara un decodificador binario a bcd de 5 bits, también llamado convertidor binario a bcd de 5 bits. Se visualizarán los números desde 0 hasta 31 en dos display 7 segmentos, de acuerdo al valor que tome un dip switch de 5 posiciones. Hay tres maneras de realizar este decodificador, la primera es haciendo uso solo de compuertas lógicas, es decir se realiza la tabla de la verdad, luego los mapas de karnaugh, y finalmente se implementa el circuito. La segunda manera es también usando compuertas lógicas, pero además hacer uso del sumador de 4 bits (74LS83 ), que reducirá el número de circuito integrados usados. Y la tercera manera que es hacer uso del sumador de 4 bits 74LS83, y del comparador de magnitud 7485, en este última forma no se usan compuertas. Se usarán además decodificadores bcd a 7 segmentos 74LS48, y displays 7 segmentos de cátodo común. A continuación se muestran los tres circuitos.

Descarga la simulación en proteus 7.9 de decodificador binario a bcd de 5 bits aquí.
Descarga la simulación en proteus 8.3 de decodificador binario a bcd de 5 bits aquí.

Decodificador binario a bcd de 5 bits forma 1 (Compuertas logicas).
Circuito decodificador convertidor binario a bcd de 5 bits forma 1
Funcionamiento.

Decodificador binario a bcd de 5 bits forma 2 (Compuertas logicas + sumador 74ls83).
Circuito decodificador convertidor binario a bcd de 5 bits forma 2
Funcionamiento

Decodificador binario a bcd de 5 bits forma 3 (sumador 74ls83 + comparador 7485).
Circuito decodificador convertidor binario a bcd de 5 bits forma 3
Funcionamiento


Comentarios

  1. podria por favor explicar la segunda forma el porque se usa los sumadores... muchas gracias

    ResponderBorrar
  2. PODRIA ABILITAR LOS LINK DE DESCARGA ME GUSTARIA EXPERIMENTAR CON ELLOS

    ResponderBorrar
  3. Podrias poner la tabla de verdad por favor?

    ResponderBorrar

Publicar un comentario